denizparlak
Üye
- Katılım
- 14 Tem 2009
- Mesajlar
- 1
- Puanları
- 1
- Yaş
- 35
Merhabalar.Odtu Elektrik-Elektronik mühendisliği 3. sınıf öğrencisiyim.Proje ödevim kazanç kontrollü bir amplifikatör yapmak. Çıkış voltajım belli bir değeri aşacak konuma geldiğinde,amplifikatör kazancı düşürülerek çıkış voltajının artmasını engelleyecek. Ödevden aynen yazıyorum,
In this project, you will design a smart amplifier. When the output voltage swing exceeds an external limit set by the user (Vref), amplifier decreases its gain such that the output voltage swing remains aroud Vref.
In this project, you can use commercial OPAMPs, but projects only composed of transistors and passive elements will take bonus points. Your circuit should operate up to 10kHz and maximum gain (for Vout<Vref) should be 50. Supply voltages must be ±5V (VDD=5V, VSS=‐5V). Min Vref=100mV. Maximum deviation from Vref is 5%.
Bu proje sayesinde aynı zamanda bişeyler öğrenip kendimi geliştirmeyi de umuyorum, döküman,fikir vs. yardımlarınız olursa çok sevinirim. Şimdiden teşekkürler.
In this project, you will design a smart amplifier. When the output voltage swing exceeds an external limit set by the user (Vref), amplifier decreases its gain such that the output voltage swing remains aroud Vref.
In this project, you can use commercial OPAMPs, but projects only composed of transistors and passive elements will take bonus points. Your circuit should operate up to 10kHz and maximum gain (for Vout<Vref) should be 50. Supply voltages must be ±5V (VDD=5V, VSS=‐5V). Min Vref=100mV. Maximum deviation from Vref is 5%.
Bu proje sayesinde aynı zamanda bişeyler öğrenip kendimi geliştirmeyi de umuyorum, döküman,fikir vs. yardımlarınız olursa çok sevinirim. Şimdiden teşekkürler.